Рассматривается система обеспечения целостности сигналов в вычислительных комплексах на основе микропро-цессоров с архитектурой «Эльбрус» и «SPARC» на всем маршруте проектирования.
Обосновывается важность, и описываются проблемы создания прототипов проектируемых микропроцессоров с использованием программируемых логических интегральных схем. Выработанные компанией решения представлены на примере ее передовой разработки – системы на кристалле «Эльбрус-2S».
Дано краткое описание архитектуры процессора Эльбрус, рассмотрено применение его особенностей для реализации быстрого преобразования Фурье (БПФ). Предложен алгоритм реализации БПФ для данной архитектуры. Подробно рассмотрена оптимизация алгоритма для 32-разрядных данных с плавающей точкой. Произведен сравнительный анализ предложенного алгоритма с алгоритмом FFTW и представлены результаты работы алгоритма на разных размерах.
Рассматривается общая схема работы двоичного транслятора, многоуровневая система оптимизаций, технологии сокращения накладных расходов на трансляцию (долговременное хранение кодов и параллельная трансляция).
Рассматривается микросхема контроллера периферийных интерфейсов, её состав и характеристики, а также использование для построения подсистемы ввода-вывода вычислительных комплексов на основе систем на кристалле «МЦСТ-4R» и «Эльбрус-S».
| Назад 1 2 3 ... 8 9 10 ... 18 19 20 Дальше |